毕业论文
(设计)题目
|
基于28nm的CMOS低压低功耗压控振荡器的电路与版图设计
|
学生姓名
|
|
学号
|
|
专业
|
电子科学与技术
|
系 别
|
电子信息与计算机工程系
|
指导教师
|
|
职称
|
讲师
|
题目来源
|
þ指导教师命题
|
□学生自拟题目
|
□大学生竞赛项目
|
□双创训练项目
|
□苗子工程项目
|
□教师科研项目
|
□实习企业课题
|
□其他(请注明)
|
毕业综合训练的任务及要求
|
课题的主要任务或目标
|
简要描述课题或论文的主要工作任务、内容或要实现的主要目标
|
设计基于28nm 的CMOS低压低功耗压控振荡器的芯片设计,要求必须完成电路原理图分析设计,给出Candence Spectre仿真分析结果和版图设计,设计部分参数要求如下:
(1)电源电压:1.8V。 (2)频率调谐范围: 2.5G-3.1G。
(3)工作电流:<10mA。
|
毕业实习要求
|
□有 þ无 毕业实习要求
□是 þ否 须提交毕业实习报告
|
作品设计要求
|
þ有 □无 作品设计要求(如有作品设计要求,对作品进行简要描述。作品包括实物、设计方案、图纸、模型、计算机软硬件和工艺流程等)
完成28nm的CMOS低压低功耗压控振荡器的电路与版图设计,同时带有设计方案和设计报告
|
选题意义或目的
|
近年来,无线通信市场的迅猛发展推动了低成本、低功耗CMOS射频前端芯片的研究与发展。随着CMOS工艺技术的不断进步,大多数射频单元模块,如功率放大器(PA)、低噪声放大器(LNA)、混频器(MIXER)以及振荡器(Oscillator)等都实现了单片集成。尤其是高品质因数电感和可变电容等无源器件的片上实现,让电感电容压控振荡器(LC VCO)的单片集成已成为可能。如何在较低的功耗下设计相位噪声性能和调谐范围满足特定应用要求的单片集成压控振荡器,仍是目前射频集成研究领域的热点和难点。
|
毕业综合训练教学安排
|
起止时间
|
要完成的主要任务
|
2024年9月2日-2024年9月30日
|
毕业论文(设计)题目审题、选题阶段。
|
2024年10月8日-2024年10月20日
|
毕业设计阶段,学习、复习相关知识,查阅资料,确定总体方案。完成开题报告(包括参考文献查清单、课题目的和意义、国内外研究现状、研究内容、技术方案、论文提纲等)。
|
2024年10月21日-2024年11月31日
|
对系统进行整体规划设计、确定各硬件模块型号参数,确定各模块软件流程图。完成毕业论文中方案设计与论证章节内容。
|
2024年11月30日-2024年12月31日
|
完成毕业论文中系统调试方案及调试结果章节内容。2024年12月31日前,完成毕业论文(设计)的初稿撰写工作。
|
2025年1月1日-2025年2月28日
|
完成毕业设计报告的撰写工作。完成毕业论文中总结等其他章节内容,形成论文终稿。
|
2025年3月01日-2024年3月10日
|
论文完稿、装订并制作答辩所需的幻灯片。
|
下达任务日期: 2024年 10月7日
|
要求完成日期: 2025年 3月3日
|
学生接受任务(签名):
|
|
指导教师(签名):
|
专业负责人审定(签名):
|