目 录
论文总页数:16页
1 引言 1
1.1 课题背景 1
1.2实验平台介绍 1
1.3 项目要求 2
1.3.1 功能要求 2
1.3.2 实验环境 2
2 8255芯片主要功能及特点 2
2.1 并行接口的主要特点 2
2.2 8255芯片的内部结构 3
2.3 8255芯片的引脚 3
2.4 8255芯片的控制字及三种工作方式 5
2.4.1 工作方式控制字 5
2.4.2 8255芯片的工作方式0: 5
2.4.3 8255芯片的工作方式1: 6
2.4.4 8255芯片的工作方式2: 8
2.5 8255芯片与外设的连接 8
3 本课题研究方法 9
3.1 设计思路 9
3.2程序效果图 9
3.3部分代码简要说明 11
结 论 14
参考文献 14
致 谢 15
声 明 16
结 论
本课题完成了并行接口器件功能演示的可视化设计,利用仿真实验平台 ,仿真实现了并行接口器件的逻辑功能。
在此设计中,主要分成两大功能,一是并行接口器件的逻辑功能仿真;二是并行接口器件工作时内部状态的可视化显示。在逻辑功能仿真方面,在有前人的基础上,除了工作方式2以外已经基本实现完善,修正了以前实现的一些错误和漏洞。在可视化方面,完全重新设计,已经做到能够显示器件内部状态结构,并能随着用户的不同应用方式,显示内部工作状态的变化,但直观性稍差,是今后进一步修正开发要努力的方面。